lunedì

Sigle sui calcolatori

Come da titolo dell'articolo, per la sezione dell'ingegneria informatica ecco alcune sigle sui calcolatori da conoscere assolutamente.

BCD: Binary Coded Decimal
CPU: Central Processing Unit
ASIC: Application Specific Integrated Circuits
SOC: System on Chip
SO: Sistema Operativo
RTL: Register Transfer Level
(architettura)ISA: Instruction Set Architecture
DSP: Digital Signal Processor
AGP: Accellerated Graphic Port
PCI: Peripheral Component Interconnection
(bus)ISA: Industrial Standard Application
EIDE: Enhanced Integrated Device Electronics
USB: Universal Serial Bus
UO: unità operativa
UE: unita esecutiva(o di elaborazione)
UC: unita di controllo
IR: Instruction Register
REG: Register File
PC: Program Counter
MAR: Memory Address Register
MDR: Memory Data Register
ALU: Arithmetic Logic Unit
MIPS: Mega Instruction Per Second
MFLOPS: Mega Floating Point Operation Per Second
SPEC: Standard Performance Evaluation Corporation
CPI: Clock per Instruction
NCC: Numero di Cicli di Clock
NI: Numero di Istruzioni
Tck: Tempo di Clock
Fenh: Fraction enhanced(potenziato)
Senh: SpeedUp enhanced


Sul blog è inoltre possibile trovare altri esercizi e articoli dedicati ai calcolatori della materia di ingegneria del corso di informatica: cercate nella sezione ingegneria.


Ecco le definizioni e le sigle della materia calcolatori

sabato

Fondamenti di informatica

Come proseguimento di appunti e fondamenti di informatica ecco alcune domande e risposte dei compiti di calcolatori direttamente dal corso universitario.

Domanda 1: In un disco fisso il tempo di dato è:
D. il tempo per leggere serialmente i dati

Domanda 2: E' vero che
D. il tempo di accesso non è mai maggiore del tempo di ciclo

Domanda 3: Per comunicare con le periferiche la CPU può lavorare in (si indichi il protocollo di comunicazione sbagliato)
B. Maximum Mode

Domanda 4: I segnali di DT/R# e DEN# nell’8086 sono
C. Il segnale di direzione e di abilitazione del bus dei dati rispettivamente

Domanda 5: In un disco fisso per cilindro si intende>
C. l' insieme sui vari piatti di tutte le tracce equidistanti dal centro

Domanda 6: IDIV BL
A. esegue l'operazione AX diviso BL e mette il quoziente in AL e il resto in AH.

Domanda 7: L'istruzione SBB AX,BX
B. esegue la differenza AX - BX - Carry Flag e mette il risultato in AX.

Domanda 8: Un interrupt controller master ha base 40h e collegato uno slave di base 30h alla richiesta IR2. Il master ha il mouse collegato alla richiesta IR1 e la keyboard alla richiesta IR3; lo slave ha il modem a la richiesta IR4 e l’hard disk alla IR5; le priorità sono: per il master come di default; per lo slave priorita’ rotante con la 3 piu’ prioritaria; non sono mascherate
A. Vengono mandate nell’ordine le richieste di mouse, modem, hard disk, keyboard

Domanda 9: Dopo l'esecuzione di queste istruzioni: MOV AL,0CDh MOV CL,2 SAL AL,CL che valore assume AL?
B. 34h

Domanda 10: Alla risposta all'interrupt l'8086 avendo ricevuto l'interrupt type n esegue nell'ordine alcune operazioni che descritte in pseudo-istruzioni assembly sono: 1) MOV IP,M[n * 4] 2) PUSHF 3) PUSH IP 4) PUSH CS 5) MOV CS,M[n * 4 + 2] 6) CLI In che ordine sono eseguite?
D. 2 - 6 - 4 - 3 - 1 - 5

Domanda 11: Sia dato un processore a 24 bit di indirizzo e bus di dati ad 16 bit con spazio di indirizzamento nonallineato; deve indirizzare 1Mbyte di RAM a partire dagli indirizzi bassi?
D. Utilizza un blocco con due dispositivi in parallelo CS0#= /(/A23 x /A22 x /A21 x /A20) +BE0# CS1#= /(/A23 x /A22 x /A21 x /A20) + BE1#

Domanda 12: In una periferica di I/O, cosa rappresenta il segnale di CS#?
A. E’ il chip select che serve per abilitare la periferica ad essere letta o scritta da parte del Master del bus

Domanda 13: Memorie con parallelismo di un byte possono essere messe in parallelo
D. per aumentare la dimensione della parola.

Domanda 14: Una memoria è affidabile se ha
D. un elevato Mean Time Between Failure

Domanda 15: Un processore ha la cache di primo livello on chip con tempo di accesso di 1Tck e hit rate del 90%; in caso di miss deve andare in memoria centrale dove per caricare una linea di 32 byte sono necessari 10 clock con il clock di sistema a 500Mhz e il clock del processore a 1Ghz. Quale e’ il tempo di accesso medio?
Corretta
B. 3 ns


Cercando nella sezione di ingegneria qui sul blog ebook 2011 potete trovare tanti appunti e dispense sui fondamenti di informatica da scaricare gratis.


Scarica appunti sui fondamenti di informatica

Related Posts Plugin for WordPress, Blogger...