venerdì

Compito di calcolatori - Ingegneria informatica

Un esempio di calcolatore
Ecco un nuovo compito di calcolatori con domande e risposte sui calcolatori. La materia è ingegneria informatica e le relative risposte e domande arrivano da un compito di università.

D1:Nella architettura di Von Neumann i dati e le istruzioni
R1:Sono codificati come stringhe binarie memorizzate nelle stesse unità di memoria

D2: Sia definita una variabile byte Contatore. L'espressione MOV AL,Contatore
R2: è un'indirizzamento diretto.

D3:Detti n il parallelismo interno, na la dimensione del bus indirizzi e nd la dimensione del bus dati, nell'8088 si ha che
R3: n=16 na=20 nd=8

D4:L'istruzione PUSH AX esegue logicamente le operazioni
R4: SP = SP - 2 [SS:SP] = AX

D5:Un’architettura ha metodo di indirizzamento non allineato
R5:Se il dato può essere allocato a partire da qualsiasi indirizzo

D6:Un DSP è
R6:Un microprocessore con unità speciali per l'elaborazione di segnali digitali

D7:Un Peta e un Giga byte sono
R7:2^50 e 2^30 byte

D8:In una CPU con formato di istruzione fisso a 32 bit e 6 bit di codice operativo con indirizzamento esplicito di 3 operandi, avendo il codice 10d per l’istruzione add e volendo sommare il contenuto del registro r1 con se stesso per mettere il risultato in r2 (avendo 32 registri interni) , quale delle seguenti istruzioni ha una sintassi sorgente-destinazione corretta?
R8:0010 1000 0010 0001 0001 0000 0000 0000

D9: Nelle macchine RISC rispetto alle CISC, considerando la legge del calcolo del Tcpu si verifica che
R9:Aumenta il Ni ma diminuiscono sia CPI che il Tck

D10:Il VX11/760
R10:È un calcolatore CISC con più di 300 istruzioni

D11:L'elapsed time (Telapsed) è il tempo
R11:complessivo per eseguire un task da parte dell’intero calcolatore

D12:Due processori A e B differiscono solo dell'accesso in memoria che in A è 2 volte più veloce. Sapendo che per il processore B l'accesso in memoria richiede il 60% del tempo, quant'è lo speedup di A su B? (arrotondare il risultato alla seconda cifra decimale)
R12:1,43

D13:Nel modello di memoria segmentata dell’8086 l’indirizzo si ottiene
R13:sommando il contenuto del segmento moltiplicato per 16 al contenuto dell’offset

D14:Sia data una cpu con parallelismo interno n=16, un bus di indirizzi na=24, un bus di dati nd=64 e istruzioni di ni=32 bit. Le istruzioni hanno campi di lunghezza fissa 8,5,5,5,9 di cui 8 bit per il codice operativo e per le istruzioni di ALU, 5 bit destinati ai campi degli operandi sorgente e destinazione e 9 per funzioni aggiuntive. Di quanti bit sono composti il PC e l'IR?
R14:24,32

D15:Il registro IP
R15:contiene l'indirizzo della prossima istruzione da eseguire. 


Mi raccomando: fate buon uso di queste domande con le risposte già fatte di un compito di calcolatori di ingegneria informatica.

Nessun commento:

Posta un commento